MT48LC64M4A2 概述MT48LC64M4A2是一款256Mb高速CMOS SDRAM,共有268,435,456 bits。MT48LC64M4A2的内部结构为具有同步接口的四组(quad-bank)DRAM,所有信号都在时钟信号(CLK)的上升沿触发。MT48LC64M4A2每组密度67,108,864-bit,结构为8,192行乘2,048列乘4位带宽。 MT48LC64M4A2采用2n-prefetch架构,可在每个时钟周期改变列地址,从而实现了高速率、完全随机的访问。 |
|
|||||||||||||||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
MT48LC64M4A2 特性
|