立即注册 找回密码

微雪课堂

搜索
微雪课堂 AVR AVR单片机内核剖析 ATmega64 查看内容

ATmega64 SRAM数据存储器

2015-5-27 22:48| 发布者: waveshare-admin| 查看: 3288| 评论: 0

摘要: SRAM 数据存储器ATmega64 支持两种配置的SRAM 数据存储器,见Table 1。Figure 9 给出了ATmega64 SRAM 空间的组织结构。ATmega64并行单元超过 64个,对于0x60 - 0xFF的扩展I/O空间,只能使用ST/STS/STD 与LD/LDS/LDD ...

SRAM 数据存储器

ATmega64 支持两种配置的SRAM 数据存储器,见Table 1。

ATmega64 存储器配置

Figure 9 给出了ATmega64 SRAM 空间的组织结构。

ATmega64并行单元超过 64个,对于0x60 - 0xFF的扩展I/O空间,只能使用ST/STS/STD 与LD/LDS/LDD 指令。在ATmega103 兼容模式下,不存在扩展I/O 空间。

前4,352 个数据存储器包括了寄存器文件、I/O 存储器及内部数据SRAM。起始的32 个 地址为寄存器文件接着的64 个地址为标准I/O 存储器, 160 个扩展 I/O 存储器, 4,096 字节的内部数据SRAM。

ATmega103 兼容模式下, 前4,096 个数据存储器包括了寄存器文件、I/O存储器及内部数 据SRAM。起始的32 个地址为寄存器文件接着的64 个地址为标准I/O 存储器,4,000 字 节的内部数据SRAM。

ATmega64还有可选外部数据SRAM。该SRAM在64K地址空间中,位于内部SRAM地址 后。在普通模式下,前4,352 字节包括寄存器文件、I/O、扩展I/O 及内部SRAM ;而在 ATmega103兼容模式下,前4,096字节中没有扩展I/O,因此当使用64KB (65,536 字节)外 部存储器时,普通模式有61,184 字节的外部存储器,而ATmega103 兼容模式有61,440 字节的外部存储器。详见P24“ 外部存储器接口” 。

当访问SRAM存储器地址超出内部数据存储器空间时,使用相同的指令对外部数据SRAM 进行访问。当访问内部数据存储器时,读/ 写选通引脚(PG0 与PG1) 静止。设置 MCUCR 寄存器的SRE 位可使能外部SRAM。

访问外部SRAM 时,每字节比访问内部SRAM 多一个时钟周期。即指令LD、ST、LDS、 STS、 LDD、 STD、 PUSH及POP 多一个时钟周期。若堆栈位于外部SRAM,则中断、子 程序调用及返回需要增加三个时钟周期,因为有2 字节程序计数器推入与弹出且外部存储 器访问不能使用内部流水线访问。当外部SRAM 接口处于等待状态时,根据其处于一、 二、三等待状态,一个字节的访问分别有二、三、四个额外时钟周期;中断、子程序调 用、返回则需五、七、九个时钟周期。

数据存储器的寻址方式分为5 种:直接寻址、带偏移量的间接寻址、间接寻址、带预减量 的间接寻址和带后增量的间接寻址。寄存器文件中的寄存器R26 到R31 为间接寻址的指 针寄存器。

直接寻址范围可达整个数据区。

带偏移量的间接寻址模式能够寻址到由寄存器Y 和 Z 给定的基址附近的63 个地址。

在自动预减和后加的间接寻址模式中,寄存器X、Y 和Z 自动增加或减少。

ATmega64 的全部32 个通用寄存器、64 个I/O寄存器、160 扩展 I/O 寄存器 及4,096 个字 节的内部数据SRAM 可以通过所有上述的寻址模式进行访问。寄存器文件的描述见P10“ 通用寄存器文件” 。

ATmega64 数据存储器映像

数据存储器访问时间

本节说明访问内部存储器的时序。如Figure 10 所示,内部数据SRAM 访问时间为两个clkCPU 时钟。

ATmega64 内部数据SRAM 访问周期

以上资料参考马潮老师的中文手册,由微雪电子整理并发布,转载请注明出处:www.waveshare.net,否则追究相应责任!


268

顶一下

刚表态过的朋友 (268 人)

最新评论

所有教程
    01ATmega64 简介
    ATmega64是基于增强的AVR RISC结构的低功耗8位CMOS微控制器。由于其先进的指令集以及
    02ATmega64 引脚功能
    引脚名称引脚功能说明VCC数字电路的电源。GND地。端口A(PA7..PA0)端口A 为8 位双向I/O
    03ATmega64 内核介绍
    本节从总体上讨论AVR 内核的结构。CPU 的主要任务是保证程序的正确执行。因此它必 须
    04ATmega64 ALU
    ATmega64 ALU 与32 个通用工作寄存器直接相连。寄存器与寄存器之间、寄存器与立即数之
    05ATmega64 状态寄存器
    状态寄存器包含了最近执行的算术指令的结果信息。这些信息可以用来改变程序流程以 实
    06ATmega64 通用寄存器
    (点击图片放大)寄存器文件针对AVR 增强型 RISC 指令集做了优化。为了获得需要的性能和
    07ATmega64 堆栈指针
    堆栈指针主要用来保存临时数据、局部变量和中断/ 子程序的返回地址。堆栈指针总是指
    08ATmega64 指令执行时序
    这一节介绍指令执行过程中的访问时序。AVR CPU 由系统时钟clkCPU 驱动。此时钟直接 来
    09ATmega64 复位与中断处理
    AVR有不同的中断源。每个中断和复位在程序空间都有独立的中断向量。所有的中断事件 都
    010ATmega64 Flash程序存储器
    系统内可编程的Flash 程序存储器ATmega64 有64K 字节的在线编程Flash,用于存放程序指
    011ATmega64 SRAM数据存储器
    SRAM 数据存储器ATmega64 支持两种配置的SRAM 数据存储器,见Table 1。Figure 9 给出
    012ATmega64 EEPROM数据存储器
    EEPROM 数据存储器ATmega64 包含2K 字节的 EEPROM 数据存储器。它是作为一个独立的数
    013ATmega64 I/O存储器
    ATmega64 的I/O 空间定义见 P329“ 寄存器概述” 。ATmega64所有的I/O及外设都被放置
    014ATmega64 外部存储器接口
    由于外部存储器接口所提供的特性,此接口非常适合于与存储器器件互连,如外部SRAM和Fl
    015ATmega64 时钟系统及其分布
    时钟系统及其分布Figure 18为AVR的主要时钟系统及其分布。这些时钟并不需要同时工作。
    016ATmega64 时钟源
    时钟源ATmega64 芯片有如下几种通过熔丝位选择的时钟源。时钟输入到AVR 时钟发生器,
    017ATmega64 晶体振荡器
    XTAL1 和XTAL2 分别为用作片内振荡器的反向放大器的输入和输出,如 Figure 19 所示。
    018ATmega64 低频晶体振荡器
    为了使用32.768 kHz 钟表晶体作为器件的时钟源,必须将熔丝位CKSEL 设置为“1001” 以
    019ATmega64 外部RC振荡器
    对于时间不敏感的应用可以使用 Figure 20 的外部RC 振荡器。频率可以通过方程f = 1/(3
    020ATmega64 标定的片内RC振荡器
    标定的片内RC 振荡器提供了固定的1.0、2.0、4.0 或8.0 MHz 的时钟。这些频率都是 5V、
    021ATmega64 外部时钟
    为了从外部时钟源驱动芯片, XTAL1 必须如 Figure 21 所示的进行连接。同时,熔丝位 C
    022ATmega64 定时器/计时器振荡器
    对于拥有定时器/ 振荡器引脚(TOSC1 和TOSC2) 的AVR 微处理器,晶体可以直接与这 两个
    023ATmega64 MCU控制寄存器MCUCR
    ATmega64 MCU 控制寄存器包含了电源管理的控制位。• Bit 5 – SE: 睡眠使能为了使MCU
    024ATmega64 空闲模式
    当SM2..0 为000 时, SLEEP 指令将使MCU 进入空闲模式。在此模式下,CPU 停止运 行,
    025ATmega64 ADC噪声抑制模式
    当SM2..0 为001 时, SLEEP 指令将使MCU 进入噪声抑制模式。在此模式下,CPU 停 止运
    026ATmega64 掉电模式
    当SM2..0 为010 时, SLEEP 指令将使MCU 进入掉电模式。在此模式下,外部晶体停 振,
    027ATmega64 省电模式
    当SM2..0 为011 时, SLEEP 指令将使MCU 进入省电模式。这一模式与掉电模式只有 一点
    028ATmega64 Standby 模式
    Standby 模式当SM2..0 为110 时, SLEEP 指令将使MCU 进入Standby 模式。这一模式与掉
    029ATmega64 减少功耗的方法
    试图降低AVR 控制系统的功耗时需要考虑几个问题。一般来说,要尽可能利用睡眠模式,
    030ATmega64 复位源
    复位AVR复位时所有的I/O 寄存器都被设置为初始值,程序从复位向量处开始执行。复位向
    031ATmega64 上电复位
    上电复位(POR) 脉冲由片内检测电路产生。检测电平列于Table 19。POR 在VCC低于 检测电
    032ATmega64 外部复位
    外部复位由外加于RESET引脚的低电平产生。当复位低电平持续时间大于最小脉冲宽度 时(
    033ATmega64 掉电检测复位
    ATmega64 具有片内BOD(Brown-out Detection) 电路,通过与固定的触发电平的对比来检测
    034ATmega64 看门狗复位
    看门狗定时器溢出时将产生持续时间为1 个CK 周期的复位脉冲。在脉冲的下降沿,延时 定
    035ATmega64 MCU 控制和状态寄存器-MCUCSR
    MCU 控制和状态寄存器提供了有关引起MCU 复位的复位源的信息。Note: 1. 在ATmega103
    036ATmega64 基准电压使能信号和启动时间
    ATmega64 具有片内能隙基准源,用于掉电检测,或者是作为模拟比较器或ADC的输入。 ADC
    037ATmega64 看门狗定时器
    看门狗定时器看门狗定时器由独立的1 Mhz 片内振荡器驱动。这是VCC= 5V 时的典型值。请
    038ATmega64 中断向量
    本节说明ATmega64的中断处理。更一般的AVR中断处理请参见 P13“复位与中断处理” 。No
内核剖析
    01Atmega16
    深入剖析Atmega16芯片内核
    02Atmega48
    深入剖析Atmega48芯片内核
    03ATmega8
    深入剖析ATmega8芯片内核
    04ATmega128
    深入剖析ATmega128芯片内核
    05ATmega64
    深入剖析ATmega64芯片内核
    06ATmega32
    深入剖析ATmega32芯片内核
    07ATmega168
    深入剖析ATmega168芯片内核
    08ATtiny13
    深入剖析ATtiny13芯片内核
    09ATmega88
    深入剖析ATmega88芯片内核
    010ATtiny2313
    深入剖析ATtiny2313芯片内核
AVR

微雪官网|产品资料|手机版|小黑屋|微雪课堂. ( 粤ICP备05067009号 )

GMT+8, 2024-12-26 18:32 , Processed in 0.020569 second(s), 20 queries .

返回顶部